Tesis de maestría

Diseño de un Procesador Semitipificado Basado en FPGA para Decodificación de HMM-Edición Única

Loading...
Thumbnail Image

Citation

View formats

Share

Bibliographic managers

Abstract

Se presenta el diseño de un procesador semitipificado basado en FPGA para el algoritmo de Viterbi. Se hace uso de una librería que se encarga de convertir un número en puntoflotante en uno con base logarítmica, explotando así las propiedades de esta transformación. El procesador está diseñado para hacer las operaciones a un modelo oculto de Markov de tres estados y ofrece una ganancia en velocidad (speedup) al realizar dichas operaciones en comparación con un procesador MIPS. Para comprobar que las señales del procesador eran correctas se hizo uso de un analizador en hardware.

Collections

Loading...

Document viewer

Select a file to preview:
Reload

logo

El usuario tiene la obligación de utilizar los servicios y contenidos proporcionados por la Universidad, en particular, los impresos y recursos electrónicos, de conformidad con la legislación vigente y los principios de buena fe y en general usos aceptados, sin contravenir con su realización el orden público, especialmente, en el caso en que, para el adecuado desempeño de su actividad, necesita reproducir, distribuir, comunicar y/o poner a disposición, fragmentos de obras impresas o susceptibles de estar en formato analógico o digital, ya sea en soporte papel o electrónico. Ley 23/2006, de 7 de julio, por la que se modifica el texto revisado de la Ley de Propiedad Intelectual, aprobado

Licencia